JEDEC 宣布将为 LPDDR6 内存规范引入多项面向 AI/HPC 的功能:计划推出位宽减半的 x6 子通道模式以支持在单封装集成更多裸片、可望实现最高 512GB 系统内存容量;支持灵活的元数据分离以降低对峰值吞吐量的影响,便于数据中心在用户容量与元数据需求间权衡;同时正在制定 LPDDR6 SOCAMM2 模组标准,且 LPDDR6 的 PIM(存内处理)标准接近完成,为在 AI/HPC 场景中扩展高容量、低功耗内存与加速能力奠定基础。
4 月 23 日消息,JEDEC 固态技术协会美国当地时间 22 日宣布,计划未来向 LPDDR6 低功耗 DRAM 内存规范推出多项功能更新,为 LPDDR6 在 AI / HPC 领域的应用打下基础。

相较移动设备,AI XPU 需要更高的内存容量,为此 JEDEC 计划为 LPDDR6 提供位宽减半的 x6 子通道模式,允许在单一封装中集成更多内存裸片,LPDDR6 也有望实现 512GB 系统内存容量。
LPDDR6 还将支持灵活的元数据分离,这一技术旨在最大限度地减少对峰值数据吞吐量的影响,使数据中心客户能够根据其具体的可靠性要求在用户容量与元数据需求之间取得平衡。

此外,JEDEC 表示正开发 LPDDR6 SOCAMM2 模组标准,LPDDR6 PIM 存内处理技术标准也接近完成。