UALink 联盟发布 4 项新一代加速器互连技术规范

UALink 联盟于美东时间 4 月 7 日发布了 4 项面向下一代加速器互连的规范更新:1) UALink 通用规范 2.0,引入网络内计算以降低延迟、节省带宽并提升分布式训练与推理的扩展效率;2) UALink 200G 数据链路和物理层规范 2.0,将 DL/PL 从通用规范中拆分以便更快适配新物理层与速率;3) UALink 可管理性规范 1.0,引入集中式控制/管理平面并采用 gNMI、YANG、SAI、Redfish 等标准协议与 API;4) UALink 芯粒规范 1.0,定义基于芯粒 SoC 的接口、外形、流控与管理,并完全兼容 UCIe 3.0,便于与芯粒生态集成。联盟称此举旨在推动开放标准以加速 AI 基础设施和新一代 AI 应用的部署。

4 月 8 日消息,UALink (Ultra Accelerator Link) 联盟美国当地时间 7 日公布了 4 项新一代加速器互连技术规范,涵盖诸多方面。

  • UALink 通用规范 2.0
    • 为 UALink 技术引入网络内计算,促进加速器之间的计算和通信。
    • 在 UALink 系统面向复杂及多工作负载环境的 AI 解决方案中,降低延迟、节省带宽、提升分布式训练与推理的扩展效率。
  • UALink 200G 数据链路和物理层 (DL / PL) 规范 2.0
    • 将 DL / PL 规范从 UALink 通用规范中分离,以便 UALink 能够快速适应行业对新的物理层和速度的需求,而无需更改其他规范。
  • UALink 可管理性规范 1.0
    • 为 UALink 系统添加具有集中式控制平面和管理平面。
    • 使用标准协议、建模、API,如 gNMI、Yang、SAI 和 Redfish。
  • UALink 芯粒规范 1.0
    • 定义了将 UALink 技术集成到基于芯粒 (Chiplet) 的 SoC 所需的信息,包括接口、外形尺寸、流控制、芯粒管理标准化。
    • 完全符合 UCIe 3.0 规范,可简化集成到现有的芯粒生态系统。

UALink 联盟董事会主席 Kurtis Bowman 表示:

随着人工智能工作负载的发展速度持续超过传统互连技术的迭代周期,我们很高兴能为 UALink 规范提供一项关键更新。

本次发布的 UALink 技术进步将使业界能够快速、高效地将 UALink 解决方案集成到其架构中。UALink 联盟将继续致力于通过开放的行业标准技术推动人工智能基础设施的发展,助力新一代人工智能应用进入市场。

版权声明:本站文章除特别声明外,均采用 CC BY-NC-SA 4.0 许可协议。转载请注明出处!

评论加载中...